- なぜ募集しているのか
- 米国発CMOSイメージセンサ、アナログ、タッチ、ディスプレー関連の研究開発日本研究所です。
日本での研究開発機能をさらに強化していくために、
即戦力として活躍していただけるエンジニアを積極的に採用します。
定年が無く、シニア年代でも働き続けられます。 - どんな仕事か
-
・ISPパイプラインとIPブロックのためのVerilog/HLSを使用した設計と検証を担当・Verilog、SystemVerilog、and/or SystemC (高位合成) を使用してISPアルゴリズムをHWに実装する責任を負う
・画質を考慮しながら、低コストかつ低商品電力の最適化設計
・製品の機能とパフォーマンス要件に基づいて、ゲート数と電力の見積もりも含めてISPハードウェア アーキテクチャを
定義する
・ISPレベルおよびデジタルシステムレベルでロジックを検証する
・設計を最適化してゲート数を減らし、低消費電力を実現する
・ISPアルゴリズムチーム、他のサイトのISP設計リーダー、デジタルシステム設計チームと緊密に連携してISP設計を推
進する
- 求められるスキルは
-
必須 ・デジタル設計と検証における 7 年以上の経験
・カメラ画像信号処理に関する経験・知識
・C/C++プログラミングの経験・知識
・シリコン上のデジタルシステムを開発する技術リーダーとしての経験
・強力なデバッグスキルと問題解決スキル
・良好なコミュニケーションと対人スキル
・結果志向で変化行動を受け入れる
・語学力:日本語ビジネス、英語ビジネス
歓迎 ・高位合成の経験・知識
・CMOSイメージセンサに関する経験・知識
・プロジェクトマネジメント/ピープルマネジメントの経験/スキル
- 雇用形態は
- 正社員
- どんなポジション・役割か
- エンジニア
- どこで働くか
- 神奈川県
- 勤務時間は
- 9:00-18:00(実働8時間)、フレックスタイム制有り
- 給与はどのくらい貰えるか
- 別途インセンティブ、ストックオプション制度あり
- 待遇・福利厚生は
-
・各種社会保険完備(健康、厚生年金、雇用・労災)
・定年無し
- 休日休暇は
- ・完全週休2日制(土・日)、年次有給休暇、個人別休日
<アピールポイント>
US系企業倫理からくるLBGTや年齢差別への対応だけでなく、有給取得奨励や外資系ならでの長期休暇の取りやすさがある。さらに人に優しいカルチャーの例として、独自の私傷病休暇(年間80時間)があり、本人だけでなく、ご両親やお子さんの通院などの付き添い、送迎にも使用出来ます。 - どんな選考プロセスか
- 書類選考ー1次面接(Zoom)ー2次面接(@本社)ー内定
掲載期間24/11/13~24/11/26
求人No.IHM-OV-008-002